Rechercher un article


Pilote réseau et Dragon-L PCIe

Open Silicium n° 019 | juillet 2016 | Pierre Ficheux
  • Actuellement 0 sur 5 étoiles
  • 1
  • 2
  • 3
  • 4
  • 5

La réalisation de pilotes pour le noyau Linux est un sujet souvent évoqué dans les colonnes de GLMF puis d'Open Silicium. En effet, l'accès au matériel est un sujet fréquemment rencontré lors de la conception d'un système embarqué. Dans ce numéro, nous allons décrire comment mettre en place un pilote réseau « pédagogique » en utilisant la...

Lire l'extrait

Écrire un pilote en Userspace pour le FPGA grâce au pilote UIO

Open Silicium n° 018 | avril 2016 | Fabien Marteau
  • Actuellement 0 sur 5 étoiles
  • 1
  • 2
  • 3
  • 4
  • 5

La libération des FPGA passe bien sûr d'abord par les outils permettant de générer la configuration du composant. Mais elle passe aussi par l'inclusion de FPGA sur des cartes utilisant des systèmes d'exploitation libres comme Linux. Sur des plateformes processeur + FPGA comme on trouve sur les modules d'Armadeus Système ou sur le Zync de Xilinx se...

Lire l'extrait

Décompressez un flux de données 3R avec un circuit écrit en VHDL

Open Silicium n° 018 | avril 2016 | Yann Guidon
  • Actuellement 0 sur 5 étoiles
  • 1
  • 2
  • 3
  • 4
  • 5

Après avoir linéarisé l'algorithme de décompression 3R (Recursive Range Reduction) [1] et expliqué les paradigmes de programmation et le style de codage [2], intéressons-nous à la réalisation matérielle. La traduction du JavaScript vers le VHDL étant prévue dès le début, le résultat est un circuit numérique très rapide (dès la première...

Lire l'extrait

Du JavaScript au VHDL : de l'art d'écrire du code synthétisable avec un langage impératif

Open Silicium n° 017 | janvier 2016 | Yann Guidon
  • Actuellement 0 sur 5 étoiles
  • 1
  • 2
  • 3
  • 4
  • 5

Nous allons examiner le style très inhabituel du code JavaScript de l'article précédent [1], avec lequel le circuit de décodage pour l'algorithme 3R a été mis au point. Le style est inspiré de VHDL, un langage aux multiples facettes, permettant aussi bien de décrire le comportement d'un circuit et de le simuler (avec les contraintes de sémantique...

Lire l'extrait

Mise en œuvre de Linux embarqué sur carte FPGA Zynq ZedBoard

Open Silicium n° 017 | janvier 2016 | Patrice Kadionik
  • Actuellement 0 sur 5 étoiles
  • 1
  • 2
  • 3
  • 4
  • 5

Cet article présente pas à pas la mise en œuvre de Linux embarqué sur la carte ZedBoard qui est basée sur la dernière génération de circuits FPGA Zynq de Xilinx. Il s'agit ainsi d'utiliser dans un contexte de développement conjoint matériel/logiciel le circuit FPGA Zynq qui intègre un processeur hardcore ARM Cortex-A9 double cœur.

Lire l'extrait
7 résultats

Magazine

Domaines

Tags