Prototypage économique sur FPGA à très faible consommation

Open Silicium n° 004 | octobre 2011 | Yann Guidon
  • Actuellement 0 sur 5 étoiles
  • 1
  • 2
  • 3
  • 4
  • 5

Alors que le code VHDL avance tranquillement et sûrement, il faut aussi songer à donner un support matériel au projet de la montre de Laura. Après plus d'un an de préparations, nous sommes excités de voir les premiers résultats concrets ! Nous allons commencer à réaliser un prototype en FPGA et explorer le monde de l'ultra-faible consommation en découvrant l'IGLOO d'Actel/Microsemi. Nous abordons dans ces pages les questions du choix, de la soudure, du brochage, du câblage, des alimentations et de l'initialisation.

Abonnez-vous ou connectez-vous pour accéder à cet article